Flip-Flop บทที่ 8.

Slides:



Advertisements
งานนำเสนอที่คล้ายกัน
ตารางค่าความจริง คือ อะไร
Advertisements

การทดลองที่ 5 วงจรนับ (Counter)
พีชคณิตบูลีน Boolean Algebra.
Combination Logic Circuits
ลอจิกเกต (Logic Gate).
การประยุกต์ Logic Gates ภาค 2
เครื่องพันขดลวด Coil Wiering Machine EE โดย นายวรวิทย์ เหล่าพิเชฐกุล นายมาโนชย์ ทองขาว อาจารย์ที่ปรึกษา.
ป.4 บทที่ 1 “จำนวนนับ เกิน100,000”
เกตทางตรรกและพีชคณิตแบบบูล
วงจรดิจิตอล Digital Circuits Wadchara.
การแทนค่าข้อมูล และ Primary Storage (Memory)
ออโตมาตาจำกัด FINITE AUTOMATA
ภาควิชาวิศวกรรมคอมพิวเตอร์ มิถุนายน ๒๕๕๒
Number System[1] เลขฐาน & ASCII CODE Number System[1]
ASCII รหัสแอสกี (ASCII Code) หรือ American Standard Code for Information Interchange เป็นรหัสที่ มีการใช้แพร่หลายกันมากที่สุด เช่น ในไมโครคอมพิวเตอร์
NUMBER SYSTEM เลขฐานสิบ (Decimal Number) เลขฐานสอง (Binary Number)
Digital Logic and Circuit Design
Combination Logic Circuit
Basic Logic Gates วัตถุประสงค์ของบทเรียน รู้จักสัญญาณดิจิตอล
Number Representations
Arithmetic circuits Binary addition Binary Subtraction
-- Introduction to Sequential Devices Digital System Design I
Digital Image Processing Part 3 – Pixel Relationship
8086/8088 Chip Wannachai Wannasawade 8086/8088 Chip.
ดิจิตอล + เลขฐาน บทที่ 2.
การลดรูป Logic Gates บทที่ 6.
Register.
ดิจิตอลกับไฟฟ้า บทที่ 2.
ASSIGN3-4. InstructionResult Z-FlagC-FlagP-FlagS-FlagO-Flag MOV AL,9Eh 9Eh H ????? ADDAL,9Eh 3C ADD AL,1Eh 5A
ระบบการสื่อสารข้อมูล (Data Communication System)
เกท (Gate) AND Gate OR Gate NOT Gate NAND Gate NOR Gate XNOR Gate
แผนผังคาร์โนห์ Kanaugh Map
Flip Flop ฟลิบฟล็อบ Flip Flop เป็น Multivibrator ชนิด Bistable คือ มี Output คงที่ 2 สภาวะ คำว่าคงที่ คือ คงอยู่ในสภาวะใดสภาวะหนึ่งโดยไม่จำกัดเวลา จนกว่าจะมี
ทฤษฎีของพีชคณิตบูลีน (Boolean algebra laws)
การวิเคราะห์และสังเคราะห์เกต
อาจารย์สายสุนีย์ เจริญสุข
ตอนที่ 4 ความรู้พื้นฐานทางดิจิตอล
การแปลงเลขฐานใดๆเป็นฐานใดๆ
ค21201 คณิตศาสตร์เพิ่มเติม 1
เป็นไอซี ที่นิยมใช้กันมากในการนำ ไปสร้างสัญญาณรูปคลื่นแบบต่างๆ
สถาปัตยกรรมคอมพิวเตอร์ (Computer Architecture)
การแทนข้อมูล คอมพิวเตอร์เป็นอุปกรณ์อิเล็กทรอนิกส์ซึ่งใช้สัญญาณอิเล็กทรอนิกส์ในการทำงานเพื่อเก็บข้อมูล ประมวลผลและแสดงผลลัพธ์ การมองเห็นข้อมูลของคอมพิวเตอร์กับการมองเห็นข้อมูลของผู้ใช้จะไม่เหมือนกัน.
วงจรนับ (COUNTER CIRCUIT)
วงจรนับที่เป็นวงจรรวม
พีชคณิตบูลีน และการออกแบบวงจรลอจิก (Boolean Algebra and Design of Logic Circuit)
ระบบคอมพิวเตอร์และการประมวลผล
ชนิดของข้อมูล 1) ข้อมูลที่เป็นตัวเลข (Numeric Data) หมายถึง ข้อมูลที่ใช้แทนจำนวนที่สามารถนำ ไปคำนวณได้ ข้อมูลแบบนี้เขียนได้หลายรูปแบบ คือ           ก.
ง เทคโนโลยีสารสนเทศและการสื่อสาร ระบบเลขฐาน
ระบบเลขในคอมพิวเตอร์
LAB 1. การเขียนสมการลอจิก จากวงจรลอจิก
Gate & Circuits.
Introduction to Digital System
การทดลองสุ่มและแซมเปิ้ลสเปซ
D-COUNTER People Counter DOLLY SOLUTIONS Co., LTD.
ตัวดำเนินการระดับบิต. ค่าเซ็นเซอร์ = 1000 จะส่งที่ละ Byte จาก slave ไป master ต้องเขียน โปรแกรมอย่างไร write(1000); ผิด Write(1000 & 255 ); ไบท์ล่าง Write.
4.2 โปรแกรมป้องกันการทำงานพร้อมกัน
ค32214 คณิตศาสตร์สำหรับ คอมพิวเตอร์ 4
ครั้งที่ 7 รีจิสเตอร์ (REGISTER). รีจิสเตอร์ (Register) รีจิสเตอร์เป็นวงจรความจำที่ใช้ในการเก็บค่า ทางไบนารี่ ใช้ในการเก็บค่าในระหว่างการ ประมวลผลโดยใช้ฟลิป.
แนะนำไมโครคอนโทรเลอร์ ATMEGA 16
SR Latch SR Latch ต้องรอ negative edge เพื่อให้ Q = D Y = D Q = Y.
ครั้งที่ 1 ระบบตัวเลข & ลอจิกเกต (Number Systems & Logic Gates)
SPI.
Flip-Flop บทที่ 8.
Digital Circuit & Logic Design สอนโดย รศ. ดร
บทที่ 14 พัลส์เทคนิค
Digital Lecture 12 วงจรนับ ( Counter ).
Flip-Flop บทที่ 8.
Flip-Flop บทที่ 8.
หน่วยความจำหลัก (Main Memory)
Timing diagram ปรับปรุง 19 มีนาคม
ใบสำเนางานนำเสนอ:

Flip-Flop บทที่ 8

Flip-Flop คืออะไร สร้างจาก Logic Gate มีการทำงาน 2 สถานะ ทำงาน (Trigger) ที่ขอบของสัญญาณ (อาจเป็นขาขึ้นหรือขาลง) บางครั้งสามารถนำสัญญาณ Clock ไป Trigger การทำงานของ Flip-Flop ก็ได้

RS Flip-Flop (Reset-Set FF) Input Output S R Q Q+ 0 0 Nochange 0 1 0 1 1 0 1 0 1 1 0 0 RESET SET

RS Flip-Flop Time Diagram

สร้าง RS Flip-Flop โดย NAND Gate Input Output S R Q Q+ 1 1 Nochange 0 1 1 0 1 0 0 1 0 0 1 1 SET RESET

RS Flip-Flop with Clock

ตารางความจริง CK R S Q Q’ 1 Nochange Nochange

D Flip-Flop (Data FF) C

Time Diagram

JK Flip-Flop Trigger ที่ขอบขาขึ้น Trigger ที่ขอบขาลง

ตารางความจริง CK J K Q Q’ 1 Nochange Nochange

T Flip-Flop E = Enable E T Trigger ที่ขอบขาขึ้น

ตารางความจริง

JK Master Slave Flip-Flop

State Diagram ใช้แสดงสถานะที่เวลาต่างๆ ใช้กับ Output ของ Flip-Flop แต่ละตัวได้

การประยุกต์ Flip-Flop Trigger ที่ขอบขาลง ตัวนับแบบฐานสอง (Binary Counter) ใช้ T Flip-Flop 2 ตัว ให้ E เป็น 1 นับ

Time Diagram

ทดลอง ลองต่อวงจร Flip-Flop ต่างๆ