วงจรนับที่เป็นวงจรรวม

Slides:



Advertisements
งานนำเสนอที่คล้ายกัน
การทดลองที่ 5 วงจรนับ (Counter)
Advertisements

Combination Logic Circuits
ลอจิกเกต (Logic Gate).
การประยุกต์ Logic Gates ภาค 2
ระบบเลขฐานสอง โดย นางสาวภาณุมาศ นักษัตรมณฑล รหัสนิสิต
แผนภาพเวนน์–ออยเลอร์ (Vernn–Euler Diagram)
พื้นฐานวงจรขยายแรงดัน
วงจรสวิตช์ประจุ(Switched Capacitor)
วงจรลบแรงดัน (1).
ผลกระทบของแรงดันอินพุตออฟเซ็ตต่อวงจรขยาย
3) หลักการทำงาน และการออกแบบ
4.6 RTL (Resistor-Transistor Logic) Inverter
I/O Interfacing :: x86, ISA Bus
เกตทางตรรกและพีชคณิตแบบบูล
การใช้งานโปรแกรม Excel เบื้องต้น
สถาปัตยกรรมคอมพิวเตอร์ (Computer Architecture)
บทที่ 2 รูปแบบของฐานข้อมูล.
ภาควิชาวิศวกรรมคอมพิวเตอร์ มิถุนายน ๒๕๕๒
อินเตอร์เซกชั่น (Intersection) คอมพลีเมนต์ (Complement)
โจทย์ Array 12 มี.ค จงเขียนโปรแกรมเพื่ออ่านข้อมูลเข้าเป็นจำนวนเต็ม 10 จำนวน แล้วหาผลรวมของเลขเหล่านั้น.
12.5 อิเล็กทรอนิกส์เบื้องต้นและการประยุกต์
Object-Oriented Analysis and Design
Minimization วัตถุประสงค์ของบทเรียน
PARITY GENERATOR & CHECKER
การคิดและการตัดสินใจ
การลดรูป Logic Gates บทที่ 6.
Register.
Flip-Flop บทที่ 8.
บทที่ 3 ตัวดำเนินการ และ นิพจน์
1 นายทินวัฒน์ พงษ์ทองเมือง. 2 การเปิดให้ Program ทำงาน 3  p:\xampplite\ xampplite-control.exe  Start Apache.
การบันทึกรายการสินทรัพย์
แผงวงจรพ่วง (Peripheral Board)
บทที่ 3 การคำนวณทางคณิตศาสตร์ หน่วยประมวลผลทางคณิตศาสตร์และตรรกะ (ALU)
ตอนที่ 4 ความรู้พื้นฐานทางดิจิตอล
ค32213 คณิตศาสตร์สำหรับคอมพิวเตอร์ 3 โรงเรียนปลวกแดงพิทยาคม
อินเวอร์สของความสัมพันธ์
การดำเนินการบนความสัมพันธ์
สัปดาห์ที่ 14 ผลตอบสนองต่อความถี่ Frequency Response (Part II)
สัปดาห์ที่ 10 (Part II) การวิเคราะห์วงจรในโดเมน s
การวิเคราะห์วงจรในโดเมน s Circuit Analysis in The s-Domain
Asst.Prof. Wipavan Narksarp Siam University
ผศ.วิภาวัลย์ นาคทรัพย์ ภาควิชาวิศวกรรมไฟฟ้า มหาวิทยาลัยสยาม
สัปดาห์ที่ 16 โครงข่ายสองพอร์ท Two-Port Networks (Part II)
Asst.Prof. Wipavan Narksarp Siam University
Basic Programming for AVR Microcontroller
สถาปัตยกรรมคอมพิวเตอร์ (Computer Architecture)
วงจรนับ (COUNTER CIRCUIT)
พีชคณิตบูลีน และการออกแบบวงจรลอจิก (Boolean Algebra and Design of Logic Circuit)
ปัจจุบันสามารถลงข้อมูลได้ทั้ง Off-line และ On-line เริ่ม 14 มีนาคม 54 แต่ต้องส่งจาก offline ออกสู่อินเตอร์เน็ตก่อน หลังจากนั้นขอใช้เป็นตัว online ไปเลย.
Gate & Circuits.
หน่วยที่ 2 ระบบตัวเลข.
บทที่ 7 การนำโปรแกรมคอมพิวเตอร์มาใช้ในงานอุตสาหกรรม
หลักการเขียนโปรแกรม ( )
1. Sequential Circuit and Application
บทที่ 1 ดิจิตอลลอจิกและ โครงสร้างคอมพิวเตอร์
ระบบเลขจำนวน ( Number System )
ค่าความจริงของประโยคที่มีตัวบ่งปริมาณ 2 ตัว
สื่อการสอนด้วยโปรมแกรม “Microsoft Multipoint”
LAB 2. การเขียนวงจรลอจิกจากสมการลอจิก
ปัญหา : มีนักโทษ 13 คน มีเครื่องหมายประจำตัวตั้งแต่ A-M ถูกตัดสินประหารชีวิต แต่พอถึงเวลาประหาร มี 1 คนที่ได้รับการอภัยโทษเป็นกรณีพิเศษ โดยใช้วิธีขานเลข.
1 การกำจัดรีโซแนนซ์การบิดด้วยตัว ชดเชยจากวิธีแผนผังค่าสัมประสิทธิ์ (CDM) รูปที่ 4.1 ระบบตามโครงสร้าง CDM.
ผังงานโปรแกรม (Program Flowchart)
วัตถุประสงค์การใช้งาน PLC
การใช้งานโปรแกรม Excel เบื้องต้น
ครั้งที่ 7 รีจิสเตอร์ (REGISTER). รีจิสเตอร์ (Register) รีจิสเตอร์เป็นวงจรความจำที่ใช้ในการเก็บค่า ทางไบนารี่ ใช้ในการเก็บค่าในระหว่างการ ประมวลผลโดยใช้ฟลิป.
Flip-Flop บทที่ 8.
Digital Lecture 12 วงจรนับ ( Counter ).
Flip-Flop บทที่ 8.
Flip-Flop บทที่ 8.
วิชากฎหมายอาญาภาคทั่วไป (177181)
ใบสำเนางานนำเสนอ:

วงจรนับที่เป็นวงจรรวม

7493(วงจรนับเลขฐาน 2 ขนาด 4 บิต) Logic Diagram

การจัดวางขา

ตารางความจริง(ลำดับการนับ) เอาต์พุต QD QC QB QA L 1 H 2 3 4 5 6 7

ตารางความจริง(ลำดับการนับ)ต่อ เอาต์พุต QD QC QB QA 8 H L 9 10 11 12 13 14 15

ตารางความจริง(การนับและCLR) อินพุตรีเซต เอาต์พุต R0(1) R0(2) QD QC QB QA H L X Count

ตัวอย่างการต่อใช้งาน วงจรนับขึ้น 3 บิต

ตัวอย่างการต่อใช้งาน วงจรนับขึ้น 4 บิต

7490 :วงจรนับ 10 (Decade counter) Logic Diagram

การจัดวางขา

ตารางความจริง(ลำดับการนับ)

ตารางความจริง(การนับและCLR)

วงจรนับ 10 (0-9)

74193 :วงจรนับขึ้น/ลง ขนาด 4 บิต (4 bit up/down counter) Logic Diagram

การจัดวางขา

Timing Diagram