Flip-Flop บทที่ 8
Flip-Flop คืออะไร สร้างจาก Logic Gate มีการทำงาน 2 สถานะ ทำงาน (Trigger) ที่ขอบของสัญญาณ (อาจเป็นขาขึ้นหรือขาลง) บางครั้งสามารถนำสัญญาณ Clock ไป Trigger การทำงานของ Flip-Flop ก็ได้
RS Flip-Flop (Reset-Set FF) Input Output S R Q Q+ 0 0 Nochange 0 1 0 1 1 0 1 0 1 1 0 0 RESET SET
RS Flip-Flop Time Diagram
สร้าง RS Flip-Flop โดย NAND Gate Input Output S R Q Q+ 1 1 Nochange 0 1 1 0 1 0 0 1 0 0 1 1 SET RESET
RS Flip-Flop with Clock
ตารางความจริง CK R S Q Q’ 1 Nochange Nochange
D Flip-Flop (Data FF) C
Time Diagram
JK Flip-Flop Trigger ที่ขอบขาขึ้น Trigger ที่ขอบขาลง
ตารางความจริง CK J K Q Q’ 1 Nochange Nochange
T Flip-Flop E = Enable E T Trigger ที่ขอบขาขึ้น
ตารางความจริง
JK Master Slave Flip-Flop
State Diagram ใช้แสดงสถานะที่เวลาต่างๆ ใช้กับ Output ของ Flip-Flop แต่ละตัวได้
การประยุกต์ Flip-Flop Trigger ที่ขอบขาลง ตัวนับแบบฐานสอง (Binary Counter) ใช้ T Flip-Flop 2 ตัว ให้ E เป็น 1 นับ
Time Diagram
ทดลอง ลองต่อวงจร Flip-Flop ต่างๆ