Flip-Flop บทที่ 8.

Slides:



Advertisements
งานนำเสนอที่คล้ายกัน
การทดลองที่ 5 วงจรนับ (Counter)
Advertisements

Combination Logic Circuits
เครื่องพันขดลวด Coil Wiering Machine EE โดย นายวรวิทย์ เหล่าพิเชฐกุล นายมาโนชย์ ทองขาว อาจารย์ที่ปรึกษา.
Combination Logic Circuit
Basic Logic Gates วัตถุประสงค์ของบทเรียน รู้จักสัญญาณดิจิตอล
-- Introduction to Sequential Devices Digital System Design I
8086/8088 Chip Wannachai Wannasawade 8086/8088 Chip.
การลดรูป Logic Gates บทที่ 6.
Register.
Flip-Flop บทที่ 8.
Flip Flop ฟลิบฟล็อบ Flip Flop เป็น Multivibrator ชนิด Bistable คือ มี Output คงที่ 2 สภาวะ คำว่าคงที่ คือ คงอยู่ในสภาวะใดสภาวะหนึ่งโดยไม่จำกัดเวลา จนกว่าจะมี
สถาปัตยกรรมคอมพิวเตอร์ (Computer Architecture)
พีชคณิตบูลีน และการออกแบบวงจรลอจิก (Boolean Algebra and Design of Logic Circuit)
Gate & Circuits.
D-COUNTER People Counter DOLLY SOLUTIONS Co., LTD.
Introduction to Computer Organization and Architecture Physical Representation บทที่ 2 การแทนเชิง กายภาพ.
Entity-Relationship Model E-R Model
หน่วยที่ 3 ภาษาคำสั่งพื้นฐานที่ใช้เขียนโปรแกรม PLC
Electronics for Analytical Instrument
หน่วยที่ 1 อุปกรณ์อินพุท/เอ้าท์พุทเซนเซอร์และวงจรควบคุม
4.2 โปรแกรมป้องกันการทำงานพร้อมกัน
หน่วยที่ 2 โครงสร้างโปรแกรมเมเบิลคอนโทรลเลอร์
การรับส่งข้อมูลระหว่าง Group 1 กับ Group 2
Superior COmmunications Research and Prototyping for commercialization ความก้าวหน้าในการพัฒนาส่วนประมวลผล สัญญาณเบสแบนด์ ด้วยชิป FPGA SCORPion Research.
ค32214 คณิตศาสตร์สำหรับ คอมพิวเตอร์ 4
อ.สถิตย์ กังวานณรงค์กุล โรงเรียนมัธยมวัดนายโรง ชั้นมัธยมศึกษาปีที่2
Superior COmmunications Research and Prototyping for commercialization นายเอกพล หิรัณย เอกภาพ และคณะ กลุ่มที่ 3 ส่วนประมวลผลสัญญาณ ดิจิตอลเบสแบนด์ SCORPion.
Finite-state Automata
บทที่ 2 จัดการ header footer content
ครั้งที่ 7 รีจิสเตอร์ (REGISTER). รีจิสเตอร์ (Register) รีจิสเตอร์เป็นวงจรความจำที่ใช้ในการเก็บค่า ทางไบนารี่ ใช้ในการเก็บค่าในระหว่างการ ประมวลผลโดยใช้ฟลิป.
แนะนำไมโครคอนโทรเลอร์ ATMEGA 16
เครื่องมือวัดดิจิตอล
SR Latch SR Latch ต้องรอ negative edge เพื่อให้ Q = D Y = D Q = Y.
ครั้งที่ 3 การวิเคราะห์ และ ออกแบบวงจรเกต
ครั้งที่ 1 ระบบตัวเลข & ลอจิกเกต (Number Systems & Logic Gates)
SPI.
การประยุกต์ Logic Gates ภาค 2
Operational Amplifier
Department of Computer Science, BUU
ครั้งที่ 2 การบวกลบเลขฐานสอง (Binary Addition-Subtraction)
เครื่องมือวัดดิจิตอล
Digital Circuit & Logic Design สอนโดย รศ. ดร
บทที่ 14 พัลส์เทคนิค
การแปลงสัญญาณ ดิจิตอล เป็น อนาล็อก Digital to Analogue Conversion
คุณลักษณะของสัญญาณไฟฟ้าแบบต่าง ๆ
การประยุกต์ Logic Gates ภาค 2
บทที่ 1 ความรู้ทั่วไปเกี่ยวกับคอมพิวเตอร์
การประยุกต์เข้ากับวงจรทางคณิตศาสตร์
บทที่ 7 การเขียนโปรแกรม แบบวนรอบทำซ้ำ (Loop)
ประเภทแผ่นโปร่งใส (แผ่นใส) รายวิชา ออปแอมป์และลิเนียร์ไอซี
Digital Lecture 12 วงจรนับ ( Counter ).
Interrupt & Timer.
ประเภทแผ่นโปร่งใส (แผ่นใส) รายวิชา ออปแอมป์และลิเนียร์ไอซี
Memory & I/O Mapping (Z80)
การลดรูป Logic Gates บทที่ 6.
Flip-Flop บทที่ 8.
Flip-Flop บทที่ 8.
เพื่อพัฒนาพลังงานรองรับวิกฤตการณ์พลังงานของประเทศ
ตัวมัลติเพลกซ์ ( Multiplexer )
ลำดับ A B C D CD AB.
วงจรข่ายสองทาง (Two Port Network)
Binary Numbers Hexadecimal Numbers
State Table ตารางสถานะ ปรับปรุง 18 เมษายน 2562
หน่วยความจำหลัก (Main Memory)
Timing diagram ปรับปรุง 19 มีนาคม
ความรู้เบื้องต้นเกี่ยวกับจำนวนจริง
ประชุมผู้อำนวยการสำนักงานเขตพื้นที่การศึกษา ณ โรงแรมเอวาน่า บางนา กทม
บทที่ 11 พัลส์เทคนิค
บทที่ 8 พัลส์เทคนิค
Decision: Single and Double Selection (if and if-else statement)
ใบสำเนางานนำเสนอ:

Flip-Flop บทที่ 8

Flip-Flop คืออะไร สร้างจาก Logic Gate มีการทำงาน 2 สถานะ ทำงาน (Trigger) ที่ขอบของสัญญาณ (อาจเป็นขาขึ้นหรือขาลง) บางครั้งสามารถนำสัญญาณ Clock ไป Trigger การทำงานของ Flip-Flop ก็ได้

RS Flip-Flop (Reset-Set FF) Input Output S R Q Q+ 0 0 Nochange 0 1 0 1 1 0 1 0 1 1 0 0 RESET SET

RS Flip-Flop Time Diagram

สร้าง RS Flip-Flop โดย NAND Gate Input Output S R Q Q+ 1 1 Nochange 0 1 1 0 1 0 0 1 0 0 1 1 SET RESET

RS Flip-Flop with Clock

ตารางความจริง CK R S Q Q’ 1 Nochange Nochange

D Flip-Flop (Data FF) C

Time Diagram

JK Flip-Flop Trigger ที่ขอบขาขึ้น Trigger ที่ขอบขาลง

ตารางความจริง CK J K Q Q’ 1 Nochange Nochange

T Flip-Flop E = Enable E T Trigger ที่ขอบขาขึ้น

ตารางความจริง

JK Master Slave Flip-Flop

State Diagram ใช้แสดงสถานะที่เวลาต่างๆ ใช้กับ Output ของ Flip-Flop แต่ละตัวได้

การประยุกต์ Flip-Flop Trigger ที่ขอบขาลง ตัวนับแบบฐานสอง (Binary Counter) ใช้ T Flip-Flop 2 ตัว ให้ E เป็น 1 นับ

Time Diagram

ทดลอง ลองต่อวงจร Flip-Flop ต่างๆ